ada rangkaian
percobaan 1, dirangkai Asynchronous Binary Counter 4 bit dengan 4 buah IC J-K
Flip flop tipe 74LS112 yang dimana pada masing-masing JK Flip-flop diposisikan
secara horizontal. JK flip flop 74LS112 ini terdiri dari 5 imputan yaitu set
(S), Reset (R), J, K, dan clock, lalu memiliki 2 output yaitu Q dan Q'. Input R
dan S dihubung secara serempak pada 4 buah JK flip flop terhadap saklar SW-SPDT
yang terhubung power dan ground, Input J dan K pada setiap JK flip flop
dihubung serempak terhadap power. Input clock hanya dihubungkan dengan clock
terhadap clock JK flip-flop pertama (ujung), namun untuk input clock JK
flip-flop kedua sampai ke empat diinput kan dari output Q JK plip-flop
sebelumnya. Setiap masing-masing Output Q JK flip flop dipasang probe sebagai
pencacah biner. 4 bit counter.
Maka berdasarkan
percobaan dan timing diagram, output akan mengalami kenaikan pencacah nilai
biner 4 bit yang mewakili 4 output IC counter Jk Flip Flop yaitu dari output jk
plip-flop pertama mewakili bit pertama dalam biner 4 bit hingga Jk flip plop ke
empat mewakili bit ke empat. Sehingga dari output IC percobaan di peroleh
kenaikan dari 0000, 0001, hingga ke 1111 yang dimana kenaikan pencacahan angka
output biner ini disebut counter up pada kenaikan dari bilangan ke nol (o)
hingga Ke-15 (0-15).
2. Analisa sinyal
output yang dikeluarkan jk flipflop kedua dan ketiga?
Pada keluaran
sinyal dari JK Flip flop kedua sampai keempat di peroleh dari output JK
Flip-Flop sebelum nya pada input clock IC kedua sampai ke empat.
Pada sinyal output
Jk Flip kedua diperoleh saat input clock Jk Flip Flop kedua memperoleh input
dari Output Q dari Jk Flip flop pertama, jika kita ketahui input clock Jk flip
flop berupa aktif low dan delay time perubahan output gk Flip Flop kedua sampai
ke empat adalah kelipatan fall time clock dari JK Flip flop sebelumnya, maka
pada Jk Flip flop kedua, sinyal output akan berubah saat input clock diperoleh
dari Output Q JK Flip Flop pertama, sehingga diperoleh delay time pada jk flip
plop kedua, outputnya dari kelipatan fall time dari clock pertama, yaitu fall
time clock Kedua (kelipatan 1)
Pada Jk Flip-Flop
ketiga, sinyal output nya akan berubah saat input clock JK Flip Flop ketiga
diperoleh dari Output Q Jk flip flop kedua , maka diperoleh delay time pada
keluaran sinyal Jk flip flop ketiga yang dimana Outputnya akan berubah dari
ketipatan fall time clock kedua, yaitu diperoleh fall time Clock ke empat (4)
(kelipatan 2). Maka antara sinyal Output Jk Flip Flop 2 dan 3 terjadi secara
bergilir.
0 komentar:
Posting Komentar